當(dāng)前位置:高考升學(xué)網(wǎng) > 造句大全一年級(jí) > 正文
(1)它把導(dǎo)致頁(yè)面失效的虛擬地址裝入寄存器中,再利用中斷句柄來(lái)通知操作系統(tǒng)。
(2)基于代數(shù)演算法的圓弧插補(bǔ)器,只要改變相應(yīng)的幾個(gè)寄存器的予置常數(shù),就可直接插補(bǔ)非圓二次曲線。
(3)因此,使用基指針尋址模式,我們可以指定寄存器X作為基指針,8作為偏移量。
(4)序數(shù)型結(jié)果返回時(shí),如果可能,都在CPU寄存器中.
(5)在通信協(xié)議中,主要實(shí)現(xiàn)了雙向數(shù)據(jù)緩沖器、數(shù)據(jù)移位寄存器、時(shí)鐘控制電路以及奇偶校驗(yàn)等功能。
(6)程序存儲(chǔ)器的導(dǎo)址邏輯是由寄存器來(lái)實(shí)現(xiàn)的,這個(gè)寄存器叫程序計(jì)數(shù)器。
(7)這個(gè)寄存器的默認(rèn)值是一個(gè)空字符串。
(8)分析了卷積交織原理和交織器中移位寄存器的工作方式【源自高考升學(xué)網(wǎng)】。
(9)由于SPU有128個(gè)寄存器,所以它可以存儲(chǔ)大量臨時(shí)值和中間值,而無(wú)需像其他架構(gòu)一樣,必須加載和向內(nèi)存轉(zhuǎn)存。
(10)該粗調(diào)環(huán)路由數(shù)字電路設(shè)計(jì)實(shí)現(xiàn),包含逐次逼寄存器和新結(jié)構(gòu)的頻率比較單元兩個(gè)模塊。
(11)某計(jì)算機(jī)內(nèi)存容量為512KB,那么它的內(nèi)存地址寄存器需要19位二進(jìn)制。
(12)內(nèi)容包括AD7714的特點(diǎn)、內(nèi)部寄存器結(jié)構(gòu)和外部接口,并詳細(xì)闡述了AD7714與M68HC11系列單片機(jī)的接口技術(shù)。
(13)整個(gè)解釋器的核心是一個(gè)虛擬的寄存器機(jī)器,及其支持的一套基本指令集。
(14)通過(guò)配置機(jī)制來(lái)訪問(wèn)該設(shè)備的配置空間的某個(gè)寄存器,配置機(jī)制是由PCI橋的兩個(gè)內(nèi)部寄存器實(shí)現(xiàn)的。
(15)一般地,在寄存器控制每一二進(jìn)制位或二進(jìn)制位的集控制大量設(shè)備的一些行為。
(16)從那里,您可以設(shè)置斷點(diǎn)、檢查寄存器、查看仿真器事件隊(duì)列等。
(17)當(dāng)訪問(wèn)內(nèi)存位置或寄存器時(shí),在地址總線上的真實(shí)的地址。
(18)因此,在POWER5中引入了PUR寄存器,用于存儲(chǔ)各個(gè)虛擬處理器實(shí)際使用的周期。
(19)包含下一條要指令地址的器中的寄存器。也叫程序計(jì)數(shù)器。
(20)有關(guān)更多信息,請(qǐng)參見(jiàn)如何:顯示和隱藏寄存器組.
(21)我的設(shè)計(jì)目標(biāo)就是最后的芯片數(shù)一定要盡量少,更準(zhǔn)確的說(shuō),是要讓最后的電路板盡量小,因此,這些小不點(diǎn)的串行移位寄存器中標(biāo)了.
(22)內(nèi)存中的一塊留用存儲(chǔ)區(qū),當(dāng)程序中斷產(chǎn)生時(shí),CPU自動(dòng)在其中保存程序計(jì)數(shù)器和工作寄存器的內(nèi)容。
(23)每來(lái)一個(gè)時(shí)鐘脈沖,N位加法器將頻率控制數(shù)據(jù)M與相位寄存器輸出的累加相位數(shù)據(jù)相加,并將結(jié)果送相位寄存器輸入端。
(24)提出了一種鐘控密鑰流生成器模型,該模型由三個(gè)線性移位寄存器組成,且相互控制。
(25)ICS1523是一種高性能可編程行同步信號(hào)發(fā)生器,它帶有一個(gè)I2C串行總線接口,可以方便地對(duì)內(nèi)部寄存器進(jìn)行配置,能產(chǎn)生用戶需要的同步信號(hào)。
(26)它可與傳統(tǒng)的三值模和電路配合,即可實(shí)現(xiàn)三值線性反饋移位寄存器。
(27)其次,探討了偽隨機(jī)理論及產(chǎn)生偽隨機(jī)序列的各種方法,包括線性同余生成法、混沌序列生成法、線性反饋移位寄存器生成法.
(28)作為藍(lán)牙模塊和主機(jī)間的軟硬件接口HCI,可對(duì)控制基帶與鏈路控制器、鏈路管理器、狀態(tài)寄存器等硬件提供統(tǒng)一接口。
(29)本設(shè)計(jì)采用模塊化設(shè)計(jì)的,將GPIB接口IP核分成三個(gè)模塊:GPIB接口功能模塊、內(nèi)部寄存器模塊和數(shù)據(jù)傳輸控制模塊。
(30)本文介紹了一種使用非最長(zhǎng)周期序列的非定長(zhǎng)線性反饋移位寄存器作為數(shù)字系統(tǒng)內(nèi)部測(cè)試生成器的方案,并給出了設(shè)計(jì)這種測(cè)試生成器的設(shè)計(jì)過(guò)程和算法。
(31)當(dāng)最后借位為1時(shí),將被減數(shù)重新存入被除數(shù)存貯寄存器.
(32)這些多項(xiàng)式是從原始多項(xiàng)式導(dǎo)出的,該原始多項(xiàng)式定義了能夠生成偽隨機(jī)數(shù)的線性反饋移位寄存器的反饋函數(shù)。
(33)此外,暫存器可以訪問(wèn)的1個(gè)字節(jié)的上限和下限報(bào)警觸發(fā)寄存器。
(34)該設(shè)計(jì)也可以用三態(tài)緩沖器代替寄存器。
(35)本文給出了有限域上多項(xiàng)式的友矩陣的某些性質(zhì),及其在計(jì)算線性移位寄存器序列的周期和循環(huán)碼的最小長(zhǎng)度的應(yīng)用。
(36)CPU的基本部件由運(yùn)算器,控制器和寄存器三部分組成。
(37)這樣,一個(gè)線程就是一個(gè)程序計(jì)數(shù)器、一個(gè)堆棧和一系列的寄存器。
(38)另一個(gè)辦法是使用rm命令修改指令指針寄存器,然后只要輸入go。
(38)造 句 網(wǎng)是一部在線造句詞典,其宗旨是讓大家更快地造出更優(yōu)秀的句子.
(39)單字或雙字大小的轉(zhuǎn)移并不需要這最后的一條指令,原因是它們的首選槽總是在寄存器的開(kāi)始。
(40)介紹了差分跳頻技術(shù)的特點(diǎn),構(gòu)造了一類基于回歸移位寄存器的頻率轉(zhuǎn)移函數(shù)。
(41)裝載寄存器的邏輯同樣用于使能三態(tài)緩沖器。
(42)用移位寄存器對(duì)單一序列易于控制,對(duì)其它的控制較為困難。
(43)循環(huán)展開(kāi)是一個(gè)可能導(dǎo)致JIT分配寄存器出現(xiàn)問(wèn)題的轉(zhuǎn)換的例子。
(44)通過(guò)對(duì)多種全加器和寄存器的實(shí)現(xiàn)方法進(jìn)行了比較研究,選擇了功耗最低的全加器和寄存器。
(45)MOS動(dòng)態(tài)移位寄存器不是用觸發(fā)器組成,而是用反相器組成.
(46)第一信號(hào)產(chǎn)生裝置可以包括移位寄存器。
(47)雙極型移位寄存器可分為單向和雙向兩種。
(48)你也能設(shè)置斷點(diǎn)并檢查特定內(nèi)存地址或寄存器的內(nèi)容。
(49)一種移位寄存器,按定時(shí)信號(hào)逐級(jí)傳送信息.
(50)物理地址大小可以與寄存器帶寬一樣大,也可以比它大或小。
(51)BBD器件是一種MOS結(jié)構(gòu)的電荷模擬移位寄存器,它可以完成對(duì)模擬信號(hào)的精確延遲。
(52)第五章設(shè)計(jì)了全P溝道TFT構(gòu)成的屏上驅(qū)動(dòng)電路,包括反相器、移位寄存器、傳輸門的設(shè)計(jì),并用仿真軟件進(jìn)行了仿真驗(yàn)證。
(53)這意味著九陰真經(jīng)將與收拾器楊陽(yáng)底層打交道,比如寄存器和堆棧。
(54)這是用非門和7位的移位寄存器很容易實(shí)現(xiàn)。
(55)CPU的基礎(chǔ)部件由運(yùn)算器,控制器和寄存器三局部組成。
(56)除了全局寄存器分配以外,還實(shí)現(xiàn)了一個(gè)在基本塊上的局部寄存器分配。
(57)為了讓圖像加速卡能夠知道哪些輸入寄存器應(yīng)該載入哪些數(shù)據(jù),就需要使用著色器聲明。
(58)在各單元中包括寄存器,各寄存器與時(shí)鐘脈沖同步,依次取得邏輯運(yùn)算結(jié)果并加以保存。
(59)在內(nèi)建自測(cè)試中,針對(duì)隨機(jī)向量測(cè)試,本文提出了一種通過(guò)輸出信號(hào)分組壓縮來(lái)減少多輸入特征寄存器MISR的硬件開(kāi)銷的方法。
(60)硬件鑲嵌的時(shí)候,著色器根本就不知道輸入寄存器中載入的是什么數(shù)據(jù)。
(61)寄存器:寄存器是一些直交參加運(yùn)算并且兩頭運(yùn)算成果的組件。
(62)硬件的設(shè)計(jì)中涉及了各類IC之間的接口,計(jì)數(shù)器或寄存器與發(fā)光二極管的接口,以及直流穩(wěn)壓電源輸出和振蕩電路輸出的接口。
(63)單步執(zhí)行每個(gè)命令并觀察寄存器和內(nèi)存值如何受影響,這也是學(xué)習(xí)Intel機(jī)器語(yǔ)言命令基礎(chǔ)知識(shí)的理想方法。
(64)除錯(cuò)監(jiān)視程序提供一個(gè)簡(jiǎn)單的命令集來(lái)顯示和內(nèi)存地址和寄存器、建立和移除斷點(diǎn),并且運(yùn)行你的程序。
(65)地址總線被處理器用來(lái)選擇在特定外設(shè)中的存儲(chǔ)器地址或寄存器。
(66)對(duì)于某個(gè)程序被取消后的第一個(gè)調(diào)用,或?qū)τ谀硞(gè)方法調(diào)用,編譯器會(huì)初始化這些專用寄存器的字段,將它們作為初始值。
(67)必須首先讀取狀態(tài)字寄存器的內(nèi)容.
(68)來(lái)自一個(gè)寄存器范圍的預(yù)期響應(yīng)值的數(shù)據(jù)類型。
(69)一種硬件寄存器,其中保存有系統(tǒng)頁(yè)表的物理地址.
(70)然后,根據(jù)移位寄存器的功能特性,以五值D觸發(fā)器器件,設(shè)計(jì)了五值雙向移位寄存器。
(71)針對(duì)有效值限制測(cè)試由前面的寄存器地址請(qǐng)求返回的值。
(72)CPU有一個(gè)累加寄存器用于臨時(shí)存儲(chǔ)數(shù)據(jù)。
(73)這就是移位寄存器,因?yàn)閿?shù)據(jù)在每一個(gè)時(shí)鐘脈沖的作用下通過(guò)寄存器會(huì)移動(dòng)一位。
(74)SPU具有128個(gè)通用寄存器,每個(gè)寄存器都是128位寬。
(75)雙向移位寄存器是一種中規(guī)模集成電路,可構(gòu)成移位寄存器型計(jì)數(shù)器。
(76)通過(guò)采用調(diào)試接口電路的流水線映像寄存器組和特殊數(shù)據(jù)通路,可以避免在CPU關(guān)鍵路徑上插入掃描鏈實(shí)現(xiàn)“非侵入性”的調(diào)試功能。
(77)當(dāng)在內(nèi)嵌匯編程序中實(shí)現(xiàn)構(gòu)造器或析構(gòu)器時(shí),應(yīng)確認(rèn)保持DL寄存器.
(78)新的線性IR有助于“寄存器分配程序更好地了解寄存器的使用狀況,從而在生成代碼的時(shí)候更好地決策”。
(79)回路轉(zhuǎn)接環(huán)在許多方面優(yōu)于令牌環(huán)、時(shí)隙環(huán)和寄存器插入環(huán)。
(80)用第i位原碼和第一個(gè)寄存器值模二加.
(81)在數(shù)字通信中移位寄存器應(yīng)用極其廣泛。
(82)在本例中,第一個(gè)也是惟一一個(gè)參數(shù)已經(jīng)加載進(jìn)寄存器3。
(83)PC并行打印口與多臺(tái)下位單片機(jī)的通訊,將接口分成數(shù)據(jù)、狀態(tài)、控制三組,由其寄存器分別控制。
(84)一種有待由變址寄存器的內(nèi)容來(lái)修改的地址。
(85)而RISC系統(tǒng)往往具有非常多的通用寄存器,并采用了重疊寄存器窗口和寄存器堆等技術(shù),使寄存器資源得到充分的利用。
心往一處想造句,用心往一處
時(shí)間:2023-09-19 08:0:58而笑造句,用而笑造句
時(shí)間:2023-09-17 10:0:32亦當(dāng)造句,用亦當(dāng)造句
時(shí)間:2023-09-15 04:0:14小段造句,用小段造句
時(shí)間:2023-09-15 02:0:12